Detail Paten Intel Cache L4 Meteor Lake ‘Adamantine’ Baca Sekarang

Diposting pada

Informasi tidak resmi bahwa prosesor Meteor Lake dengan nama kode Intel yang akan datang diatur ke fitur cache L4 telah beredar selama beberapa waktu sekarang. Sekarang, paten Intel baru ditemukan oleh VideoCardz menunjukkan bahwa Intel telah menyiapkan ubin cache Adamantine L4 dengan nama kode yang mungkin digunakan untuk beberapa CPU. IC ini dapat bersaing dengan 3D V-Cache AMD dalam aplikasi tertentu, tetapi chiplet tidak akan digunakan semata-mata sebagai penguat kinerja.

Biasanya, cache berfungsi untuk meningkatkan kinerja subsistem memori dengan secara cepat menyediakan core komputasi dengan data yang diperlukan. Tetapi ada juga kasus penggunaan lain, karena cache yang besar dapat menyimpan banyak data. Itu paten menunjukkan bahwa cache Adamantine (atau ADM) Intel dapat meningkatkan komunikasi tidak hanya antara CPU dan memori tetapi juga antara CPU dan pengontrol keamanan. Misalnya, L4 dapat digunakan untuk meningkatkan pengoptimalan boot dan bahkan menyimpan data dari cache saat reset untuk meningkatkan waktu pemuatan.

Waktu pemuatan Windows 10 dan Windows 11 cukup cepat pada platform Intel bahkan hingga hari ini. Namun Intel percaya bahwa dengan memori yang tersedia saat reset, solusi BIOS yang lebih cepat dan lebih efisien dapat dikembangkan untuk perangkat modern seperti sistem infotainment mobil dan robot rumah tangga. Desain otomotif dan robot menghubungkan keamanan SoC dengan fase firmware, memastikan keamanan platform. Gagal mengikuti rekomendasi menghentikan platform dari boot ke OS, sehingga mengurangi risiko serangan dan melindungi blok rahasia, yang sangat penting untuk mobil dan robot.

Meskipun paten itu sendiri tidak menyebutkan Meteor Lake, gambar yang disertakan dengan jelas menunjukkan prosesor dengan dua Redwood Cove berkinerja tinggi dan delapan inti Crestmont hemat energi pada satu ubin yang diproduksi pada proses fabrikasi Intel 4, sebuah chiplet grafis berbasis Intel Gen 12.7 arsitektur (Xe-LPG), ubin SoC yang berisi dua inti Crestmont lagi, dan chiplet I/O yang saling terhubung menggunakan teknologi 3D Foveros Intel. Deskripsi tersebut sesuai dengan prosesor Intel Meteor Lake. Sementara itu, cache Adamantine L4 dapat digunakan untuk beragam aplikasi di luar Meteor Lake.

(Kredit gambar: Intel)

Berikut adalah deskripsi Intel tentang Adamantine:

Arsitektur SoC klien generasi berikutnya dapat memperkenalkan cache dalam paket yang besar, yang akan memungkinkan penggunaan baru. Waktu akses untuk cache L4 (misalnya, “Adamantine” atau “ADM”) mungkin jauh lebih sedikit daripada waktu akses DRAM, yang digunakan untuk meningkatkan komunikasi CPU host dan pengontrol keamanan. Perwujudan membantu melindungi inovasi dalam pengoptimalan boot. Nilai tambah untuk silikon kelas atas dengan memori pra-inisialisasi yang lebih tinggi saat reset, berpotensi menghasilkan peningkatan pendapatan. Memiliki memori yang tersedia saat reset juga membantu meniadakan asumsi BIOS lama dan membuat solusi BIOS yang lebih cepat dan efisien dengan tahap firmware yang diperkecil (misalnya, tahap reset pra-CPU, tahap IBBL, dan tahap IBB) untuk kasus penggunaan perangkat modern seperti Otomotif IVI (dalam -infotainment kendaraan, misalnya menyalakan kamera tampak belakang dalam 2 detik), robot rumah tangga dan industri, dll. Dengan demikian, segmen pasar baru mungkin tersedia.
[0059] Perwujudan dapat dengan erat menggabungkan rekomendasi keamanan kunci SoC dengan fase wajib firmware (misalnya, IBBL dan/atau IBB) yang secara khusus dirangkai dengan SoC yang disediakan pada biner inisialisasi silikon (misalnya, FSP-M) untuk memastikan bahwa platform selalu mengikuti SoC rekomendasi. Kegagalan untuk melakukannya dengan melewatkan FSP-M tidak akan mengizinkan platform untuk boot ke OS. Pendekatan seperti itu pada akhirnya mengurangi permukaan serangan dan menyediakan cara pasif untuk melindungi blok fungsional rahasia (misalnya, blok/IP kekayaan intelektual).